欢迎来到在线教学平台
问题答疑
精品课程
全部课程
公开课
云课直播
新闻公告
数图资源
智汇大讲堂
更多
精品课程
全部课程
公开课
云课直播
新闻公告
数图资源
智汇大讲堂
教师登录
学生登录
精品课程
全部课程
公开课
云课直播
新闻公告
数图资源
智汇大讲堂
首页 - 课程列表 - 课程详情
返回
数字超大规模集成电路设计(2019秋)
课程类型:
选修课
主讲教师:
李翔宇
课程来源:
清华大学
建议学分:
3.00分
课程编码:
xtzx0788
课程介绍
课程目录
教师团队
第一章 从数字电路到数字集成电路
s
第一节 集成电路技术的意义
(9分钟)
s
第二节 开关和逻辑
(18分钟)
s
第三节 实现逻辑门
(27分钟)
s
第三节 实现逻辑门
(10分钟)
s
第四节 工艺与版图
(15分钟)
s
第四节 工艺与版图
(11分钟)
s
第五节 Scaling Down
(12分钟)
第二章 MOS场效应晶体管(上)——基础
s
第一节 MOS管的原理与阈值电压
(7分钟)
s
第一节 MOS管的原理与阈值电压
(17分钟)
s
第二节 MOS管的电流方程
(23分钟)
s
第二节 MOS管的电流方程
(4分钟)
s
第二节 MOS管的电流方程
(27分钟)
s
第二节 MOS管的电流方程
(8分钟)
s
第三节 MOS管的电容
(24分钟)
第二章 MOS场效应晶体管(下)——高阶效应
s
第四节 再谈阈值电压
(6分钟)
s
第四节 再谈阈值电压
(11分钟)
s
第五节 MOS管的漏电流
(7分钟)
s
第五节 MOS管的漏电流
(3分钟)
s
第五节 MOS管的漏电流
(3分钟)
s
第五节 MOS管的漏电流
(5分钟)
s
第六节 MOS管的温度特性
(12分钟)
第三章 逻辑门的静态特性
s
第一节 反相器的电压传输特性
(9分钟)
s
第一节 反相器的电压传输特性
(17分钟)
s
第一节 反相器的电压传输特性
(11分钟)
s
第二节 噪声容限
(23分钟)
s
第二节 噪声容限
(9分钟)
s
第二节 噪声容限
(10分钟)
s
第三节 复杂逻辑门的静态特性
(15分钟)
第四章 数字集成电路的速度(上)——逻辑门延时
s
第一节 CMOS反相器的延时
(21分钟)
s
第一节 CMOS反相器的延时
(21分钟)
s
第一节 CMOS反相器的延时
(27分钟)
s
第一节 CMOS反相器的延时
(3分钟)
s
第一节 CMOS反相器的延时
(18分钟)
s
第二节 复杂逻辑门的延时
(18分钟)
s
第二节 复杂逻辑门的延时
(14分钟)
s
第二节 复杂逻辑门的延时
(31分钟)
s
第二节 复杂逻辑门的延时
(13分钟)
s
第三节 逻辑门延时模型
(11分钟)
第四章 数字集成电路的速度(下)——速度优化
s
第四节 CMOS逻辑门的延时特性
(19分钟)
s
第四节 CMOS逻辑门的延时特性
(41分钟)
s
第五节 组合逻辑电路的速度优化
(13分钟)
s
第五节 组合逻辑电路的速度优化
(15分钟)
s
第五节 组合逻辑电路的速度优化
(25分钟)
s
第五节 组合逻辑电路的速度优化
(9分钟)
s
第五节 组合逻辑电路的速度优化
(14分钟)
s
第五节 组合逻辑电路的速度优化
(6分钟)
s
第六节 总结
(6分钟)
第五章 数字集成度的功耗
s
第一节 引言——集成电路的功耗问题
(8分钟)
s
第二节 CMOS逻辑门的动态功耗
(19分钟)
s
第二节 CMOS逻辑门的动态功耗
(17分钟)
s
第二节 CMOS逻辑门的动态功耗
(8分钟)
s
第二节 CMOS逻辑门的动态功耗
(24分钟)
s
第三节 CMOS逻辑门的静态功耗
(12分钟)
s
第三节 CMOS逻辑门的静态功耗
(6分钟)
s
第三节 CMOS逻辑门的静态功耗
(19分钟)
s
第三节 CMOS逻辑门的静态功耗
(10分钟)
s
第四节 功耗优化技术
(16分钟)
s
第四节 功耗优化技术
(15分钟)
s
第四节 功耗优化技术
(17分钟)
s
第四节 功耗优化技术
(21分钟)
第六章 互连线
s
第一节 集成电路的互连线
(8分钟)
s
第一节 集成电路的互连线
(7分钟)
s
第一节 集成电路的互连线
(7分钟)
s
第一节 集成电路的互连线
(6分钟)
s
第二节 互连线延时模型
(7分钟)
s
第二节 互连线延时模型
(19分钟)
s
第二节 互连线延时模型
(8分钟)
s
第二节 互连线延时模型
(25分钟)
s
第三节 互连线的信号完整性问题
(23分钟)
s
第三节 互连线的信号完整性问题
(8分钟)
s
第三节 互连线的信号完整性问题
(16分钟)
s
第三节 互连线的信号完整性问题
(18分钟)
s
第三节 互连线的信号完整性问题
(7分钟)
s
第四节 互连线的Scaling Down
(15分钟)
第七章 组合逻辑门的设计(上)——静态逻辑
s
第一节 引言
(3分钟)
s
第二节 静态互补CMOS逻辑的特点
(12分钟)
s
第三节 有比逻辑
(19分钟)
s
第三节 有比逻辑
(16分钟)
s
第三节 有比逻辑
(7分钟)
s
第三节 有比逻辑
(24分钟)
s
第四节 传输管逻辑
(29分钟)
s
第四节 传输管逻辑
(10分钟)
s
第四节 传输管逻辑
(31分钟)
s
第四节 传输管逻辑
(6分钟)
s
第四节 传输管逻辑
(13分钟)
s
第四节 传输管逻辑
(19分钟)
第七章 组合逻辑门的设计(下)——动态逻辑
s
第五节 动态逻辑
(2分钟)
s
第五节 动态逻辑
(16分钟)
s
第五节 动态逻辑
(29分钟)
s
第五节 动态逻辑
(13分钟)
s
第五节 动态逻辑
(8分钟)
s
第五节 动态逻辑
(18分钟)
s
第五节 动态逻辑
(6分钟)
s
第五节 动态逻辑
(21分钟)
s
第六节 组合逻辑类型的选择
(14分钟)
第八章 时序逻辑
s
第一节 时序逻辑和时序单元
(11分钟)
s
第二节 静态时序单元
(8分钟)
s
第二节 静态时序单元
(14分钟)
s
第二节 静态时序单元
(13分钟)
s
第三节 时序参数
(23分钟)
s
第三节 时序参数
(12分钟)
s
第四节 动态时序单元
(15分钟)
s
第五节 本章总结
(4分钟)
第九章 时钟技术
s
第一节 同步时序逻辑的时钟
(16分钟)
s
第一节 同步时序逻辑的时钟
(9分钟)
s
第二节 时钟偏差和时钟抖动
(23分钟)
s
第二节 时钟偏差和时钟抖动
(13分钟)
s
第二节 时钟偏差和时钟抖动
(23分钟)
s
第二节 时钟偏差和时钟抖动
(3分钟)
s
第三节 时钟分布网络
(13分钟)
s
第四节 时钟技术小结
(7分钟)
第十章 数据通路
s
第一节 引言——数据通路的特点
(8分钟)
s
第二节 加法器
(22分钟)
s
第二节 加法器
(17分钟)
s
第二节 加法器
(14分钟)
s
第二节 加法器
(8分钟)
s
第二节 加法器
(10分钟)
s
第二节 加法器
(25分钟)
s
第二节 加法器
(13分钟)
s
第二节 加法器
(30分钟)
s
第三节 乘法器
(15分钟)
s
第三节 乘法器
(26分钟)
s
第三节 乘法器
(16分钟)
s
第三节 乘法器
(10分钟)
s
第四节 本章小结
(5分钟)